fréquence de fonctionnement: 2 GHz
gravure en 0.13µ
interconnexions cuivre et gravure SOI
276 millions de transistors
Surface de 389 mm²
socket à 5400 pins (5370 actives dont 2313 pour le signal et 3057 pour l'alimentation)
Si vous avez suivi, il n'y a en fait pas 8 processeurs mais 4 intégrés sur la galette. Chacun étant indépendant, on obtient donc 4 processeurs logiques au final. Chacun de ces processeurs dispose d'un cache L1 de 96 Ko (64 pour les instruction et 32 pour les données) et 1.92 Mo de cache L2 (3x640 Ko). La bande passante cumulée de ces trois blocs de cache L2 est estimées à 200 Go/s. Le cache L3 est externe au MCM et séparé en trois blocs de 36 Mo pour un total de 144 Mo.
Bien sûr, il fallait interconnecter tout ça et on se rend compte de la puissance qu'IBM déploie ici. Chaque core est connecté avec ses deux voisins direct via deux bus 128 Bits unidirectionnels fonctionnant à pleine vitesse, soit 2 GHz. Pour le core le plus éloigné, les bus tournent à mi-vitesse. Le cache L3, communique avec ce même bus tournant à mi-vitesse tout comme une éventuelle interconnexion avec un autre chip du même type. Le bus mémoire n'est pas vraiment maltraité non plus. Le contrôleur est intégré aux chips et l'ensemble devrait disposer d'un contrôleur DDR 8 canaux (2 canaux par processeur), soit 21 Go/s avec de la PC2700 mais il semble plus probable que le chip tournera sur de la DDR-II@533, la bande passante s'envolant alors vers les 34.8 Go/s.
Ce petit monstre d'IBM devrait être commercialisé dans le courant 2004 mais bien sûr, il est destiné aux serveurs haut de gamme et autres super calculateur.